基于FPGA平均值原理相位差计的设计
相位差的测量在研究网络特性中具有重要作用。设计一个测量快速、精确的相位差计已成为生产科研中重要课题,提出了基于平均值原理相位差计的设计方法,采用FPGA芯片实现了平均值相位差计,重点对相位差测量中的超前与滞后判断、输入信号处理、相位差计数器、锁存显示等几个数字环节进行VHDL语言编程,顶层用原理图方式构建了相位差测量系统。该系统电路结构简单,占用逻辑资源少,抗干扰能力强,可靠性高。
基于EDA技术的数字钟设计与实现
为使数字钟从电路设计、性能分析到设计出PCB版(即印制电路版)图的整个过程能够在计算机上自动处理完成,从而缩短设计周期、提高设计效率、减小设计风险。本系统基于EDA技术的设计方法,提出一种采用P—MOS大规模集成电路LM8560作为计数译码的石英数字钟的设计方案,在Protel99SE软件平台下创建原理图和绘制印制电路版,实现了基本计时显示和设置、调整时间和闹钟等功能,最后组装出一个完整的数字钟。
-
共1页/2条




