基于0.5μmBCD工艺的欠压锁存电路设计
针对DC—DC电源管理系统中所必须的欠压锁存(UVLO)功能,提出一种改进的欠压锁存电路。所设计的电路在不使用额外的带隙基准电压源作为比较基准的情况下,实现了阈值点电位、比较器的滞回区间等参量的稳定。整个电路采用CSMC0.5μmBCD工艺设计,使用HSpice软件仿真,结果表明所设计的UVLO电路具有结构简单、反应灵敏、温度漂移小、功耗低等特点。
应用于开关电源控制芯片的欠压锁存电路的设计
针对单片开关电源控制芯片设计了一种欠压锁存电路,该电路结构简单,无需使用基准电压源,具有功耗低,响应速度快等优点,并可以实现滞回功能。最后在CSMC0.5μmCMOS工艺库下使用CadenceSpectre进行了仿真验证,结果表明,芯片正常工作时,欠压锁存电路的平均功耗低于10mW,响应速度较快,而且电路实现了滞回功能,滞回电压范围为800mV左右。
-
共1页/2条




