碧波液压网 欢迎你,游客。 登录 注册

基于SOPC技术的超声检测分析系统

作者: 贺艳枚 朱建林 周明辉 来源:计算机工程与科学 日期: 2024-07-10 人气:10
基于SOPC技术的超声检测分析系统
介绍了基于可编程片上系统的超声检测分析系统。该系统以FPGA芯片EP2C20F48417为数字平台,通过在FPGA中构建SOPC系统,实现了超声波声参量检测、数据处理、结果实时显示、数据存储和输出等功能。通过和其它仪器对比,该系统具有可重配置性好、重量轻等优点,为产品的升级提供了很大的方便。

基于PXIE总线的高速CCD数字图像采集系统设计

作者: 霍志 刁节涛 李清江 邢金岭 刘海军 来源:现代电子技术 日期: 2022-06-24 人气:4
基于PXIE总线的高速CCD数字图像采集系统设计
为实现高速电容耦合器件(CCD)数字图像采集传榆,提出一种基于PXIE总线和CameraLink协议的高速图像采集系统设计方案。设计了CameraLink硬件接口电路,实现了视频数据信号的接口设计、控制信号的接12设计、串行通信信号接口设计;同时采用Xilinx公司的Virtex-5LX50T型FPGA作为PXIE传输控制器,并对IP核进行了开发,减少了外围电路设计难度。创新性地运用直接内存访问的工作方式对PXIE传输速度进行优化。实验结果表明,PXIE配置为8通道时,读取数据速率达到1504MB/s,写入速率达到了1490MB/s,可以满足高速CCD数据的传输要求。

可复用SPI模块IP核的设计与验证

作者: 高谷刚 罗春 来源:单片机与嵌入式系统应用 日期: 2022-06-20 人气:1295
可复用SPI模块IP核的设计与验证
SoC是超大规模集成电路的发展趋势和新世纪集成电路的主流[1].其复杂性以及快速完成设计、降低成本等要求,决定了系统级芯片的设计必须采用IP(Intellectual Property)复用的方法.本文介绍以可复用IP设计方法,设计串行外设接口SPI(Serial PerIPheral Interface)模块IP核的思路,用Verilog语言实现,并经FPGA验证,通过TSMC(台湾集成电路制造公司)的0.25μm工艺生产线流水实现,完成预期功能.

用内建自测试(BIST)方法测试IP核

作者: 赵尔宁 邵高平 来源:微计算机信息 日期: 2022-06-20 人气:11
用内建自测试(BIST)方法测试IP核
近几年基于预定制模块IP(Intellectual Property)核的SoC(片上系统)技术得到快速发展,各种功能的IP核可以集成在一块芯片上,从而使得SoC的测试、IP核的验证以及IP核相关性的测试变得非常困难,传统的测试和验证方法难以胜任.本文通过曼彻斯特编码译码器IP核的设计、测试,介绍了广泛应用于IP核测试的方法-内建自测试(Built-InSelf Test )方法,强调了面向IP测试的IP核设计有关方法.

一种基于PCI IP核的码流接收卡的设计

作者: 张略 杨秀芝 来源:电子设计应用 日期: 2022-06-15 人气:5
一种基于PCI IP核的码流接收卡的设计
本文介绍了一种基于Altera公司的PCI接口IP核的DVB码流接收系统的硬件设计方案及设计要点的分析。该设计采用Altera公司的新一代FPGA芯片EPIC12和PCI IP核以及高速串行数据通信接收芯片,实现DVB—ASI信号的接收。

基于SOPC的数据采集系统设计

作者: 常璐 来源:电子元器件应用 日期: 2022-06-02 人气:9
基于SOPC的数据采集系统设计
提出了一种基于SOPC技术的数据采集和存储系统的解决方案。该系统通过在一片Xilinx公司Spartan3E系列FPGA芯片上配置microblaze软核处理器、用户自定义的数据采集与存储接口逻辑、USB传输模块和总线接口模块来实现其硬件电路。该数据采集系统可同时对多种信号进行测量,有较大的存储容量。由于采用了SOPC技术,该系统具有设计灵活、集成度高,以及较小的体积和较低的功耗等优点。

ML7204和PicoBlaze软核处理器实现低速话音编解码系统

作者: 徐晓明 赵清潇 来源:电子设计工程 日期: 2022-05-31 人气:5
ML7204和PicoBlaze软核处理器实现低速话音编解码系统
语音信号压缩编码是数字语音信号处理的主要方面.在现有的语音编码中,G.729A算法在8kb/s的码率下取得了较好的语音质量,具有广阔应用前景,因此提出采用PicoBlaze和ML7204实现G.729A语音压缩/解压详细的软硬件实现方案,并描述了G.729A语音编解码器ML7204的工作原理、性能、接口,以及FPGA内嵌IP核微处理器PicoBlaze的特点和使用方法。给出硬件电路设计原理,以及各部分的具体实现方法和原理图。并给出软件流程和主要代码。实验结果表明,系统提供话音点到点的时延仅为25mS,而语音质量平均意见MOS值达到4.2。在可懂度和清晰度等性能优异,该系统设计可应用于无线移动网、数字多路复用系统和计算机通信系统。

线性调频信号基于FPGAIP核的脉冲压缩设计

作者: 张旭 李巍 来源:现代电子技术 日期: 2022-05-27 人气:9
线性调频信号基于FPGAIP核的脉冲压缩设计
为实现线性调频信号的数字脉冲压缩,设计一个FPGA硬件平台,并着重提出一种基于FPGAIP核的脉冲压缩设计方法。针对脉冲压缩进行了理论分析和Matlab仿真,设计完成后对系统软、硬件进行了全面测试,并根据实测数据对脉冲压缩结果进行了分析。结果表明,该系统可实现1024点的脉冲压缩功能,主副瓣比、主瓣宽度等指标与理论仿真结果一致。该方法的参数设置灵活,可以简化软件设计,缩短研发周期。

基于FPGA的高速数据处理系统设计

作者: 刘吉 杨德伟 李立京 刘超 高广林 来源:电子设计工程 日期: 2022-04-25 人气:16
基于FPGA的高速数据处理系统设计
针对光纤微扰动传感器的高速数据处理问题,设计一种以XC4VSX25为核心,具有数据采集功能、存储功能、LCD显示功能和USB通信功能的系统。利用XC4VSX25带有的XtremeDSPTMIP核,通过并行运算解决高速实时数据处理问题,并且通过VerilogHDL语言设计串行结构和并行结构,并在ModelSim中对两种结构进行仿真比较。结果表明,本系统中并型结构的计算速度是正比于并行度的,可以提高系统处理速度。

基于Wishbone总线的UARTIP核设计

作者: 王振华 何明华 来源:电子科技 日期: 2022-04-25 人气:6
基于Wishbone总线的UARTIP核设计
介绍了一种基于W ishbone总线的UART IP核的设计方法。该设计采用了自顶向下的模块化划分和有限状态机相结合的方法,由于其应用了标准的W ishbone总线接口,从而使微机系统与串行设备之间的通信更加灵活方便。验证结果表明,这种新的架构设计是有效的。
    共3页/21条